XC6SLX75-2FGG484C Programowalna macierz bramek

Krótki opis:

Producenci: Xilinx Inc.
Kategoria produktu: Wbudowane — układy FPGA (programowalna przez użytkownika macierz bramek)
Arkusz danych:XC6SLX75-2FGG484C
Opis: IC FPGA 280 I/O 484FBGA
Status RoHS: Zgodny z RoHS


Szczegóły produktu

Cechy

Tagi produktów

♠ Opis produktu

Atrybut produktu Wartość atrybutu
Producent: Xilinx
Kategoria produktu: FPGA — programowalna przez użytkownika macierz bramek
RoHS: Detale
Seria: XC6SLX75
Liczba elementów logicznych: 74637 LE
Liczba wejść/wyjść: 280 we/wy
Napięcie zasilania — min.: 1,14 V
Napięcie zasilania — maks.: 1,26 V
Minimalna temperatura pracy: 0 C
Maksymalna temperatura robocza: + 85 C
Prędkość transmisji danych: -
Liczba nadajników: -
Styl montażu: SMD/SMT
Opakowanie / etui: FCBGA-484
Marka: Xilinx
Rozproszona pamięć RAM: 692 kbitów
Wbudowana blokowa pamięć RAM — EBR: 3096 kbitów
Maksymalna częstotliwość robocza: 1080MHz
Wrażliwy na wilgoć: Tak
Liczba bloków tablicy logicznej - LAB: 5831 LABORATORIUM
Robocze napięcie zasilania: 1,2 V
Rodzaj produktu: FPGA — programowalna przez użytkownika macierz bramek
Fabryczna ilość w opakowaniu: 1
Podkategoria: Programowalne układy logiczne
Nazwa handlowa: spartański
Masa jednostkowa: 1,662748 uncji

♠ Przegląd rodziny Spartan-6

Rodzina Spartan®-6 zapewnia wiodące możliwości integracji systemów przy najniższym całkowitym koszcie dla aplikacji o dużej objętości.Trzynastoczłonowa rodzina zapewnia rozszerzoną gęstość w zakresie od 3840 do 147 443 komórek logicznych, przy poborze mocy o połowę mniejszym niż poprzednie rodziny Spartan oraz szybszą, bardziej wszechstronną łączność.Zbudowana w oparciu o dojrzałą technologię procesu miedzianego o niskim poborze mocy 45 nm, która zapewnia optymalną równowagę kosztów, mocy i wydajności, rodzina Spartan-6 oferuje nową, bardziej wydajną, dwurejestrową 6-wejściową tablicę wyszukiwania (LUT) i bogaty wybór wbudowanych bloków na poziomie systemu.Należą do nich bloki pamięci RAM 18 Kb (2 x 9 Kb), plastry DSP48A1 drugiej generacji, kontrolery pamięci SDRAM, ulepszone bloki zarządzania zegarem w trybie mieszanym, technologia SelectIO™, zoptymalizowane pod względem mocy bloki szeregowych transceiverów o dużej szybkości, bloki punktów końcowych zgodne z PCI Express®, zaawansowane tryby zarządzania energią na poziomie systemu, opcje konfiguracji automatycznego wykrywania oraz zwiększone bezpieczeństwo IP dzięki AES i ochronie Device DNA.

Cechy te zapewniają niedrogą programowalną alternatywę dla niestandardowych produktów ASIC z niespotykaną łatwością użytkowania.Układy FPGA Spartan-6 oferują najlepsze rozwiązanie dla projektów logicznych o dużej objętości, zorientowanych na konsumenta projektów DSP i wrażliwych na koszty aplikacji wbudowanych.Układy FPGA Spartan-6 to programowalna krzemowa podstawa platform ukierunkowanego projektowania, które dostarczają zintegrowane oprogramowanie i komponenty sprzętowe, które umożliwiają projektantom skupienie się na innowacjach, gdy tylko rozpocznie się ich cykl rozwojowy.


  • Poprzedni:
  • Następny:

  • • Rodzina Spartan-6:

    1. Spartan-6 LX FPGA: Zoptymalizowana logika
    2. Spartan-6 LXT FPGA: Szybka łączność szeregowa

     

    • Zaprojektowany z myślą o niskich kosztach

    1. Wiele wydajnych zintegrowanych bloków
    2. Zoptymalizowany wybór standardów I/O
    3. Przesunięte podkładki
    4. Opakowania wielkogabarytowe łączone drutem z tworzywa sztucznego

     

    • Niska moc statyczna i dynamiczna

    1. Proces 45 nm zoptymalizowany pod kątem kosztów i niskiego zużycia energii
    2. Hibernacja w trybie wyłączenia dla zerowej mocy
    3. Tryb wstrzymania utrzymuje stan i konfigurację dzięki wielostykowemu wybudzeniu i ulepszeniom sterowania
    4. Niższe napięcie rdzenia 1,0 V (układy LX FPGA, tylko -1L)
    5. Wysokowydajne napięcie rdzenia 1,2 V (układy FPGA LX i LXT, stopnie prędkości -2, -3 i -3N)

     

    • Wielonapięciowe, wielostandardowe banki interfejsów SelectIO™

    1. Szybkość przesyłania danych do 1080 Mb/s na różnicowe wejścia/wyjścia
    2. Wybieralny napęd wyjściowy, do 24 mA na pin
    3. Standardy i protokoły od 3,3 V do 1,2 VI/O
    4. Niedrogie interfejsy pamięci HSTL i SSTL
    5. Zgodność z funkcją wymiany podczas pracy
    6. Regulowane szybkości narastania we/wy w celu poprawy integralności sygnału

     

    • Szybkie transceivery szeregowe GTP w FPGA LXT

    1. Do 3,2 Gb/s
    2. Szybkie interfejsy, w tym: Serial ATA, Aurora, 1G Ethernet, PCI Express, OBSAI, CPRI, EPON, GPON, DisplayPort i XAUI

     

    • Zintegrowany blok punktów końcowych dla projektów PCI Express (LXT)
    • Obsługa niedrogiej technologii PCI® zgodnej ze specyfikacją 33 MHz, 32- i 64-bitową.
    • Wydajne plastry DSP48A1

    1. Wysokowydajne przetwarzanie arytmetyczne i sygnałowe
    2. Szybki mnożnik 18 x 18 i 48-bitowy akumulator
    3. Możliwość potokowania i kaskadowania
    4. Wstępny dodatek wspomagający aplikacje filtrujące

     

    • Zintegrowane bloki kontrolera pamięci

    1. Obsługa DDR, DDR2, DDR3 i LPDDR
    2. Szybkość transmisji danych do 800 Mb/s (maksymalna przepustowość 12,8 Gb/s)
    3. Wieloportowa struktura magistrali z niezależnym FIFO w celu zmniejszenia problemów z synchronizacją projektową

     

    • Obfite zasoby logiczne o zwiększonej pojemności logicznej

    1. Opcjonalna obsługa rejestru przesuwnego lub rozproszonej pamięci RAM
    2. Wydajne 6-wejściowe tablice LUT poprawiają wydajność i minimalizują zużycie energii
    3. LUT z podwójnymi przerzutnikami do zastosowań zorientowanych na potoki

     

    • Blokuj pamięć RAM o szerokim zakresie ziarnistości

    1. Szybka blokowa pamięć RAM z możliwością zapisu bajtów
    2. Bloki 18 kb, które można opcjonalnie zaprogramować jako dwa niezależne bloki pamięci RAM po 9 kb

     

    • Płytka zarządzania zegarem (CMT) zwiększająca wydajność

    1. Niski poziom hałasu, elastyczne taktowanie
    2. Menedżery zegarów cyfrowych (DCM) eliminują przekrzywienie zegara i zniekształcenia cyklu pracy
    3. Pętle synchronizacji fazowej (PLL) dla taktowania o niskim jitterze
    4. Synteza częstotliwości z jednoczesnym mnożeniem, dzieleniem i przesunięciem fazowym
    5. Szesnaście niskoskośnych globalnych sieci zegarowych

     

    • Uproszczona konfiguracja, obsługa tanich standardów

    1. 2-pinowa konfiguracja automatycznego wykrywania
    2. Szeroka obsługa SPI innych firm (do x4) i NOR flash
    3. Bogata w funkcje pamięć Xilinx Platform Flash z JTAG
    4. Obsługa MultiBoot do zdalnej aktualizacji z wieloma strumieniami bitów, przy użyciu ochrony watchdog

     

    • Zwiększone bezpieczeństwo ochrony projektu

    1. Unikalny identyfikator DNA urządzenia do uwierzytelniania projektu
    2. Szyfrowanie strumienia bitów AES w większych urządzeniach

     

    • Szybsze wbudowane przetwarzanie dzięki ulepszonemu, niedrogiemu procesorowi programowemu MicroBlaze™
    • Wiodące w branży IP i projekty referencyjne

    Produkty powiązane