STM32H750IBK6 Mikrokontrolery ARM — wysokowydajne MCU i DSP DP-FPU, ARM Cortex-M7 MCU 128 KB Flash 1 MB RAM, 480
♠ Opis produktu
Atrybut produktu | Wartość atrybutu |
Producent: | STMicroelectronics |
Kategoria produktu: | Mikrokontrolery ARM - MCU |
RoHS: | Detale |
Seria: | STM32H7 |
Styl montażu: | SMD/SMT |
Opakowanie/sprawa: | UFBGA-176 |
Rdzeń: | Rdzeń ARM M7 |
Rozmiar pamięci programu: | 128kB |
Szerokość magistrali danych: | 32-bitowy |
Rozdzielczość ADC: | 3 x 16 bitów |
Maksymalna częstotliwość zegara: | 480MHz |
Liczba wejść/wyjść: | 140 we/wy |
Rozmiar pamięci RAM: | 1 MB |
Napięcie zasilania — min.: | 1,62 V |
Napięcie zasilania — maks.: | 3,6 V |
Minimalna temperatura pracy: | - 40 C |
Maksymalna temperatura robocza: | + 85 C |
Opakowanie: | Taca |
Marka: | STMicroelectronics |
Rozdzielczość przetwornika cyfrowo-analogowego: | 12 bitów |
Rodzaj pamięci RAM: | Baran |
Napięcie wejścia/wyjścia: | 1,62 V do 3,6 V |
Typ interfejsu: | CAN, I2C, SAI, SDI, SPI, USART, USB |
Wrażliwy na wilgoć: | Tak |
Liczba kanałów ADC: | 36 kanał |
Produkt: | MCU + FPU |
Rodzaj produktu: | Mikrokontrolery ARM - MCU |
Typ pamięci programu: | Błysk |
Fabryczna ilość w opakowaniu: | 1008 |
Podkategoria: | Mikrokontrolery - MCU |
Nazwa handlowa: | STM32 |
Zegary kontrolne: | Watchdog Timer, z okienkiem |
Masa jednostkowa: | 111 mg |
♠ 32-bitowe mikrokontrolery Arm® Cortex®-M7 480 MHz, 128 kB Flash, 1 MB RAM, 46 com.i interfejsy analogowe, krypto
Urządzenia STM32H750xB oparte są na wysokowydajnym 32-bitowym rdzeniu RISC Arm® Cortex®-M7 pracującym z częstotliwością do 480 MHz.Rdzeń Cortex® -M7 zawiera jednostkę zmiennoprzecinkową (FPU), która obsługuje instrukcje i typy danych Arm® o podwójnej precyzji (zgodne z IEEE 754) i pojedynczej precyzji przetwarzania danych.Urządzenia STM32H750xB obsługują pełny zestaw instrukcji DSP i moduł ochrony pamięci (MPU) w celu zwiększenia bezpieczeństwa aplikacji.
Urządzenia STM32H750xB zawierają wbudowane szybkie pamięci z pamięcią Flash o pojemności 128 KB, do 1 MB pamięci RAM (w tym 192 KB pamięci TCM RAM, do 864 KB pamięci SRAM użytkownika i 4 KB kopii zapasowej SRAM), a także rozbudowaną szereg rozszerzonych wejść/wyjść i urządzeń peryferyjnych podłączonych do magistrali APB, szyn AHB, 2x32-bitowej matrycy magistrali multi-AHB oraz wielowarstwowego połączenia AXI obsługującego dostęp do pamięci wewnętrznej i zewnętrznej.
Wszystkie urządzenia oferują trzy przetworniki ADC, dwa przetworniki DAC, dwa komparatory o bardzo niskim poborze mocy, zegar czasu rzeczywistego o niskim poborze mocy, timer o wysokiej rozdzielczości, 12 16-bitowych timerów ogólnego przeznaczenia, dwa timery PWM do sterowania silnikami, pięć timerów o niskim poborze mocy , prawdziwy generator liczb losowych (RNG) i komórka akceleracji kryptograficznej.Urządzenia obsługują cztery filtry cyfrowe dla zewnętrznych modulatorów sigma-delta (DFSDM).Posiadają również standardowe i zaawansowane interfejsy komunikacyjne.
Zawiera najnowocześniejszą opatentowaną technologię ST
Rdzeń
• 32-bitowy rdzeń Arm® Cortex®-M7 z podwójną precyzją FPU i pamięcią podręczną L1: 16 KB danych i 16 KB pamięci podręcznej instrukcji;częstotliwość do 480 MHz, MPU, 1027 DMIPS/2,14 DMIPS/MHz (Dhrystone 2.1) i instrukcje DSP
Wspomnienia
• 128 KB pamięci Flash
• 1 MB pamięci RAM: 192 KB pamięci TCM RAM (w tym 64 KB pamięci RAM ITCM + 128 KB pamięci DTCM RAM dla procedur krytycznych czasowo), 864 KB pamięci SRAM użytkownika i 4 KB pamięci SRAM w domenie kopii zapasowej
• Dwumodowy interfejs pamięci Quad-SPI pracujący z częstotliwością do 133 MHz
• Elastyczny kontroler pamięci zewnętrznej z magistralą danych do 32-bit: – Pamięć SRAM, PSRAM, NOR Flash o taktowaniu do 133 MHz w trybie synchronicznym – SDRAM/LPSDR SDRAM – 8/16-bitowe pamięci NAND Flash
• Jednostka obliczeniowa CRC
Bezpieczeństwo
• ROP, PC-ROP, aktywny sabotaż, obsługa bezpiecznej aktualizacji oprogramowania układowego, tryb bezpiecznego dostępu
Wejścia/wyjścia ogólnego przeznaczenia
• Do 168 portów we/wy z obsługą przerwań
Resetowanie i zarządzanie energią
• 3 oddzielne domeny zasilania, które mogą być niezależnie sterowane zegarem lub wyłączane:
– D1: możliwości o wysokiej wydajności
– D2: peryferia komunikacyjne i timery
– D3: reset/sterowanie zegarem/zarządzanie energią
• Zasilanie aplikacji i wejścia/wyjścia od 1,62 do 3,6 V
• POR, PDR, PVD i BOR
• Dedykowane zasilanie USB z wbudowanym wewnętrznym regulatorem 3,3 V do zasilania wewnętrznych układów PHY
• Wbudowany regulator (LDO) z konfigurowalnym, skalowalnym wyjściem do zasilania obwodów cyfrowych
• Skalowanie napięcia w trybie Run i Stop (6 konfigurowalnych zakresów)
• Rezerwowy regulator (~0,9 V)
• Napięcie odniesienia dla analogowych urządzeń peryferyjnych/VREF+
• Tryby niskiego poboru mocy: Sleep, Stop, Standby i VBAT wspierające ładowanie baterii
Niski pobór mocy
• Tryb pracy baterii VBAT z możliwością ładowania
• Piny monitorujące stan zasilania procesora i domeny
• 2,95 µA w trybie czuwania (Backup SRAM wyłączony, RTC/LSE włączony)
Zarządzanie zegarem
• Tryb pracy baterii VBAT z możliwością ładowania
• Piny monitorujące stan zasilania procesora i domeny
• 2,95 µA w trybie czuwania (Backup SRAM wyłączony, RTC/LSE włączony)
Macierz połączeń
• 3 macierze magistrali (1 AXI i 2 AHB)
• Mostki (5× AHB2-APB, 2× AXI2-AHB)
4 kontrolery DMA do rozładowania procesora
• 1× szybki główny kontroler bezpośredniego dostępu do pamięci (MDMA) z obsługą połączonych list
• 2× dwuportowe DMA z FIFO
• 1× podstawowe DMA z funkcjami routera żądań
Do 35 peryferiów komunikacyjnych
• 4× interfejsy I2Cs FM+ (SMBus/PMBus)
• 4× USART/4x UART (interfejs ISO7816, LIN, IrDA, do 12,5 Mbit/s) i 1x LPUART
• 6x SPI, 3 z multipleksowanym dupleksem I2S z dokładnością klasy audio przez wewnętrzny audio PLL lub zewnętrzny zegar, 1x I2S w domenie LP (do 150 MHz)
• 4x SAI (szeregowy interfejs audio)
• Interfejs SPDIFRX
• Master I/F protokołu jednoprzewodowego SWPMI
• Interfejs MDIO Slave
• 2× interfejsy SD/SDIO/MMC (do 125 MHz)
• 2× kontrolery CAN: 2 z CAN FD, 1 z CAN wyzwalany czasowo (TT-CAN)
• 2× interfejsy USB OTG (1FS, 1HS/FS) rozwiązanie bezkrystaliczne z LPM i BCD
• Interfejs Ethernet MAC z kontrolerem DMA
• HDMI-CEC • 8- do 14-bitowy interfejs kamery (do 80 MHz)
11 analogowych urządzeń peryferyjnych
• 3× ADC z 16-bitowym maks.rozdzielczość (do 36 kanałów, do 3,6 MSPS)
• 1× czujnik temperatury
• 2× 12-bitowe przetworniki D/A (1 MHz)
• 2× komparatory o bardzo niskim poborze mocy
• 2× wzmacniacze operacyjne (pasmo 7,3 MHz)
• 1× filtry cyfrowe dla modulatora sigma delta (DFSDM) z 8 kanałami/4 filtrami
Grafika
• Kontroler LCD-TFT do rozdzielczości XGA
• Sprzętowy akcelerator graficzny Chrom-ART (DMA2D) w celu zmniejszenia obciążenia procesora
• Sprzętowy kodek JPEG
Do 22 timerów i watchdogów
• 1× timer o wysokiej rozdzielczości (maks. rozdzielczość 2,1 ns)
• 2× 32-bitowe timery z maksymalnie 4 IC/OC/PWM lub licznikiem impulsów i kwadraturowym (inkrementalnym) wejściem enkodera (do 240 MHz)
• 2× 16-bitowe zaawansowane timery sterowania silnikiem (do 240 MHz)
• 10 × 16-bitowych timerów ogólnego przeznaczenia (do 240 MHz)
• 5× 16-bitowych timerów o niskim poborze mocy (do 240 MHz)
• 2× watchdogi (niezależne i okienkowe)
• 1× zegar SysTick
• RTC z dokładnością poniżej sekundy i kalendarzem sprzętowym
Akceleracja kryptograficzna
• AES 128, 192, 256, TDES,
• HASH (MD5, SHA-1, SHA-2), HMAC
• Prawdziwe generatory liczb losowych
Tryb debugowania
• Interfejsy SWD i JTAG
• Wbudowany bufor śledzenia o pojemności 4 KB