ATSAM4S4AA-MU Mikrokontrolery ARM MCU QFNGREENIND
♠ Opis produktu
Atrybut produktu | Wartość atrybutu |
Producent: | Mikroczip |
Kategoria produktu: | Mikrokontrolery ARM - MCU |
RoHS: | Detale |
Seria: | SAM4S |
Styl montażu: | SMD/SMT |
Opakowanie / etui: | QFN-48 |
Rdzeń: | Kora ARM M4 |
Rozmiar pamięci programu: | 256 kB |
Szerokość magistrali danych: | 32-bitowy |
Rozdzielczość ADC: | 12 bitów |
Maksymalna częstotliwość zegara: | 120MHz |
Liczba wejść/wyjść: | 34 we/wy |
Rozmiar pamięci RAM: | 64kB |
Napięcie zasilania — min.: | 1,08 V |
Napięcie zasilania — maks.: | 1,32 V |
Minimalna temperatura pracy: | - 40 C |
Maksymalna temperatura robocza: | + 85 C |
Opakowanie: | Taca |
Napięcie zasilania analogowego: | 1,2 V |
Marka: | Technologia mikroczipów / Atmel |
Rozmiar pamięci ROM: | 16kB |
Napięcie wejścia/wyjścia: | 3,3 V |
Typ interfejsu: | I2C, I2S, SPI, USART |
Wrażliwy na wilgoć: | Tak |
Liczba kanałów ADC: | 8 kanałów |
Liczba timerów/liczników: | 6 Minutnik |
Rodzaj produktu: | Mikrokontrolery ARM - MCU |
Typ pamięci programu: | Błysk |
Fabryczna ilość w opakowaniu: | 260 |
Podkategoria: | Mikrokontrolery - MCU |
Masa jednostkowa: | 0,005309 uncji |
Rdzeń
̶ ARM Cortex-M4 z 2 KB pamięci podręcznej o częstotliwości do 120 MHz
̶ Jednostka ochrony pamięci (MPU)
̶ Zestaw instrukcji DSP
̶ Zestaw instrukcji Thumb®-2
Kompatybilność pin-to-pin ze starszymi produktami SAM3N, SAM3S, SAM4N i SAM7S (wersja 64-pinowa)
Wspomnienia
̶ Do 2048 KB wbudowanej pamięci Flash z opcjonalną pamięcią dual-bank i cache, ECC, Security Bit i LockBity
̶ Do 160 KB wbudowanej pamięci SRAM
̶ 16 Kbajtów ROM z wbudowanymi procedurami bootloadera (UART, USB) i procedurami IAP
̶ 8-bitowy kontroler pamięci statycznej (SMC): obsługa SRAM, PSRAM, NOR i NAND Flash
System
̶ Wbudowany regulator napięcia do pracy z jednym zasilaniem
̶ Power-on-Reset (POR), Detektor braku zasilania (BOD) i Watchdog dla bezpiecznej pracy
̶ Oscylatory z rezonatorem kwarcowym lub ceramicznym: zasilanie główne od 3 do 20 MHz z wykrywaniem awarii i opcjonalnym niskim poborem mocy32,768 kHz dla RTC lub zegara urządzenia
̶ RTC z trybem kalendarza gregoriańskiego i perskiego, generowanie przebiegów w trybach niskiego poboru mocy
̶ Obwód kalibracji licznika RTC kompensuje niedokładność częstotliwości kryształu 32,768 kHz
̶ Precyzyjny, fabrycznie przycięty wewnętrzny oscylator RC 8/12 MHz z domyślną częstotliwością 4 MHz do uruchamiania urządzenia,dostęp do przycinania w aplikacji w celu regulacji częstotliwości
̶ Wewnętrzny oscylator RC powolnego zegara jako stały zegar urządzenia w trybie niskiego poboru mocy
̶ Dwie PLL do 240 MHz dla zegara urządzenia i dla USB
czujnik temperatury
̶ Wykrywanie sabotażu przy niskim poborze mocy na dwóch wejściach, zapobieganie sabotażowi przez natychmiastowe usunięcie kopii zapasowej ogólnego przeznaczeniarejestry (GPBR)
̶ Do 22 peryferyjnych kanałów DMA (PDC).
Tryby niskiego poboru mocy
̶ Tryby uśpienia, oczekiwania i tworzenia kopii zapasowych;zużycie do 1 µA w trybie rezerwowym
Urządzenia peryferyjne
̶ Urządzenie USB 2.0: 12 Mb/s, 2668 bajtów FIFO, do 8 dwukierunkowych punktów końcowych, na transceiverze chipowym
̶ Maksymalnie dwa USART z trybem ISO7816, IrDA®, RS-485, SPI, Manchester i Modem
̶ Dwa 2-przewodowe UART
̶ Maksymalnie dwa moduły interfejsu 2-Wire (kompatybilne z I2C), jeden SPI, jeden szeregowy kontroler synchroniczny (I2S), jedenszybki interfejs kart multimedialnych (SDIO/SD Card/MMC)
̶ Dwa 3-kanałowe 16-bitowe liczniki czasowe z trybem przechwytywania, kształtowania fali, porównywania i PWM, dekoder kwadraturowylogika i 2-bitowy szary licznik góra/dół dla silnika krokowego
̶ 4-kanałowy 16-bitowy PWM z komplementarnym wyjściem, wejściem błędu, 12-bitowym licznikiem czasu martwego dla silnikakontrola
̶ 32-bitowy timer czasu rzeczywistego i RTC z funkcjami kalendarza, alarmu i przycinania 32 kHz
̶ 256-bitowe rejestry kopii zapasowych ogólnego przeznaczenia (GPBR)
̶ Do 16 kanałów, 1Msps ADC z trybem wejścia różnicowego i programowalnym stopniem wzmocnienia oraz automatyczną kalibracją
̶ Jeden 2-kanałowy 12-bitowy przetwornik cyfrowo-analogowy 1 Msps
̶ Jeden komparator analogowy z elastycznym wyborem wejścia, wybieralną histerezą wejścia
̶ 32-bitowa jednostka obliczeniowa cyklicznej kontroli redundancji (CRCCU) do sprawdzania integralności danych w pamięciach off-/on-chip
̶ Zarejestruj ochronę przed zapisem
We/Wy
̶ Do 79 linii I/O z możliwością zewnętrznych przerwań (czułość zbocza lub poziomu), odrzucaniem, filtrowaniem błędów i terminacją rezystora szeregowego ondie
̶ Trzy 32-bitowe kontrolery równoległego wejścia/wyjścia, tryb równoległego przechwytywania urządzeń peryferyjnych wspomagany DMA
Paczki
̶ pakiety 100-odprowadzeniowe
LQFP – 14 x 14 mm, raster 0,5 mm
TFBGA – 9 x 9 mm, raster 0,8 mm
VFBGA – 7 x 7 mm, raster 0,65 mm
̶ Pakiety 64-odprowadzeniowe
LQFP – 10 x 10 mm, raster 0,5 mm
QFN – 9 x 9 mm, skok 0,5 mm
WLCSP – 4,42 x 4,72 mm, raster 0,4 mm (SAM4SD32/SAM4SD16)
WLCSP – 4,42 x 3,42 mm, raster 0,4 mm (SAM4S16/S8)
WLCSP – 3,32 x 3,32 mm, raster 0,4 mm (SAM4S4/S2)
̶ Pakiety 48-odprowadzeniowe
LQFP – 7 x 7 mm, raster 0,5 mm
QFN – 7 x 7 mm, skok 0,5 mm